用户工具

站点工具


设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018

这是本文档旧的修订版!


PCB阻抗和耦合检查-基于Sigrity 2018

基于信号完整性考虑,检查PCB阻抗和其耦合串扰是否满足要求,是硬件工程师的必要工作。对于有较多高速或信号线的PCB来说,手动检查费时费力效果也不好,非常容易漏掉一些关键点,有必要寻找一种自动检查的方法。如下介绍基于仿真软件Sigrity的自动检查,其快速、准确,不仅降低了工程师的工作量,且改善了检查的结果,有利于PCB的优化。

1、PCB和Sigrity仿真工具准备

1)Allegro AD Sigrity等的PCB文件可直接用

2)PADS需先导出为asc文件

3)Sigrity软件下载地址

https://www.mr-wu.cn/cadence-orcad-allegro-resource-downloads/

2、打开Sigrity Power SI

3、选择ERC-Trace Imp/Cpl/Ref Check > Load Layout File,载入1准备好的PCB文件

4、设置叠层参数,为了阻抗准确,需设置top和bottom的阻抗层

评论

请输入您的评论. 可以使用维基语法:
D E R V N
 
设计/pcb/pcb阻抗和耦合检查-基于sigrity_2018.1700381657.txt.gz · 最后更改: 2023/11/19 16:14 由 hwwiki