设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018
差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录前一修订版后一修订版 | 前一修订版 | ||
设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018 [2023/11/19 17:05] – [10、Start ERC Sim] hwwiki | 设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018 [2024/09/14 08:29] (当前版本) – [1、PCB和Sigrity仿真工具准备] hwwiki | ||
---|---|---|---|
行 8: | 行 8: | ||
1)Allegro AD Sigrity等的PCB文件可直接用 | 1)Allegro AD Sigrity等的PCB文件可直接用 | ||
- | 2)PADS需先导出为asc文件 | + | 2)PADS需先导出为asc文件,步骤如下(如果缺如下步骤,则导入Sigrity无地平面): |
+ | |||
+ | - 先设置“保存PCB文件时,保存所有覆铜数据”, | ||
+ | - 覆铜平面管理器,灌注覆铜(如果已灌注,则用填充覆铜),保存文件。 | ||
+ | - 选择所有的属性,导出asc文件。 | ||
+ | |||
+ | {{: | ||
3)Sigrity软件下载地址 | 3)Sigrity软件下载地址 | ||
行 87: | 行 93: | ||
{{: | {{: | ||
- | =====参考文献:===== | + | =====参考文献===== |
1、Sigrity软件文档:ERC Trace Check Tutorial \\ | 1、Sigrity软件文档:ERC Trace Check Tutorial \\ | ||
2、Sigrity软件文档:ERC Trace Check QandA \\ | 2、Sigrity软件文档:ERC Trace Check QandA \\ |
设计/pcb/pcb阻抗和耦合检查-基于sigrity_2018.1700384709.txt.gz · 最后更改: 2023/11/19 17:05 由 hwwiki