设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018
差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录前一修订版后一修订版 | 前一修订版 | ||
设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018 [2023/11/19 16:57] – [11、仿真结果查看] hwwiki | 设计:pcb:pcb阻抗和耦合检查-基于sigrity_2018 [2024/09/14 08:29] (当前版本) – [1、PCB和Sigrity仿真工具准备] hwwiki | ||
---|---|---|---|
行 8: | 行 8: | ||
1)Allegro AD Sigrity等的PCB文件可直接用 | 1)Allegro AD Sigrity等的PCB文件可直接用 | ||
- | 2)PADS需先导出为asc文件 | + | 2)PADS需先导出为asc文件,步骤如下(如果缺如下步骤,则导入Sigrity无地平面): |
+ | |||
+ | - 先设置“保存PCB文件时,保存所有覆铜数据”, | ||
+ | - 覆铜平面管理器,灌注覆铜(如果已灌注,则用填充覆铜),保存文件。 | ||
+ | - 选择所有的属性,导出asc文件。 | ||
+ | |||
+ | {{: | ||
3)Sigrity软件下载地址 | 3)Sigrity软件下载地址 | ||
行 17: | 行 23: | ||
{{: | {{: | ||
- | =====3、选择ERC-Trace Imp/Cpl/Ref Check > Load Layout File,载入1准备好的PCB文件===== | + | =====3、载入PCB文件===== |
+ | 选择ERC-Trace Imp/Cpl/Ref Check > Load Layout File,载入1准备好的PCB文件 | ||
{{: | {{: | ||
- | =====4、设置叠层参数,为了阻抗准确,需设置top和bottom的阻抗层===== | + | =====4、设置叠层参数===== |
+ | 为了阻抗准确,需设置top和bottom的阻焊层 \\ | ||
{{: | {{: | ||
- | =====5、设置参数 | + | =====5、设置 GND===== |
右侧边栏Net Manager选择GND,右键快捷菜单Classify > As GroundNets \\ | 右侧边栏Net Manager选择GND,右键快捷菜单Classify > As GroundNets \\ | ||
{{: | {{: | ||
行 43: | 行 51: | ||
{{: | {{: | ||
- | =====8、点击Enable ERC-TraceCheck Mode,点击Select: | + | =====8、设置ERC Simulation===== |
+ | 点击Enable ERC-TraceCheck Mode,点击Select: | ||
{{: | {{: | ||
- | =====9、点击Set up ERC Sim Options设置仿真参数,点击Finish完成设置===== | + | =====9、Set up ERC Sim Options===== |
+ | 点击Set up ERC Sim Options设置仿真参数,点击Finish完成设置 | ||
{{: | {{: | ||
- | =====10、点击Start ERC Sim开始仿真===== | + | =====10、Start ERC Sim===== |
+ | 点击Start ERC Sim开始仿真计算 \\ | ||
{{: | {{: | ||
行 68: | 行 79: | ||
=====12、特殊说明===== | =====12、特殊说明===== | ||
- | 1)软件不能仿真上下邻层无参考层的走线,如下面这个走线,其走线区域是净空未铺GND铜 | + | 1)软件不能仿真上下邻层无参考层的走线,如下面这个走线,其走线区域是净空未铺GND铜 |
{{: | {{: | ||
- | 2)仿真不考虑器件焊盘的影响 | + | 2)仿真不考虑器件焊盘的影响 |
{{: | {{: | ||
3)作为参考的电源和地无需在Net Manager中勾选。 | 3)作为参考的电源和地无需在Net Manager中勾选。 | ||
- | 4)可以Import另一文件的叠层文件,避免PCB修改之后,再仿真又需要重新设置一遍叠层。点击如下截图的Import,按操作提示导入即可。 | + | 4)可以Import另一文件的叠层文件,避免PCB修改之后,再仿真又需要重新设置一遍叠层。点击如下截图的Import,按操作提示导入即可。 |
{{: | {{: | ||
- | 5)网络设置无法复用,如差分对的设置,每次调入一个新的PCB(如修改之后的PCB),都需要重新设置一遍。如按如下截图所示的Import原spd文件的网络设置,则Sigrity会出现异常闪退,不清楚具体是什么原因。 | + | 5)网络设置无法复用,如差分对的设置,每次调入一个新的PCB(如修改之后的PCB),都需要重新设置一遍。如按如下截图所示的Import原spd文件的网络设置,则Sigrity会出现异常闪退,不清楚具体是什么原因。 |
- | {{: | + | {{: |
- | + | ||
- | =====参考文献:===== | + | |
+ | =====参考文献===== | ||
1、Sigrity软件文档:ERC Trace Check Tutorial \\ | 1、Sigrity软件文档:ERC Trace Check Tutorial \\ | ||
2、Sigrity软件文档:ERC Trace Check QandA \\ | 2、Sigrity软件文档:ERC Trace Check QandA \\ |
设计/pcb/pcb阻抗和耦合检查-基于sigrity_2018.1700384227.txt.gz · 最后更改: 2023/11/19 16:57 由 hwwiki