标准:pcie:start
差别
这里会显示出您选择的修订版和当前版本之间的差别。
| 两侧同时换到之前的修订记录前一修订版 | |||
| 标准:pcie:start [2024/12/20 09:06] – [设计要求] hwwiki | 标准:pcie:start [2025/08/13 19:10] (当前版本) – [版本差异] hwwiki | ||
|---|---|---|---|
| 行 10: | 行 10: | ||
| =====版本差异===== | =====版本差异===== | ||
| - | PCIe 1.0至5.0,速率的提升依赖于时钟频率的成倍提升,但到了PCIe 6.0,时钟频率和5.0一致,速率提升主要是用了高阶的调制PAM4。 | + | PCIe 1.0至5.0,速率的提升依赖于时钟频率的成倍提升,但到了PCIe 6.0,时钟频率和5.0一致,速率提升主要是用了高阶的调制PAM4(NRZ和PAM4的区别见[[https:// |
| 各版本的具体差异见下表: | 各版本的具体差异见下表: | ||
标准/pcie/start.1734656811.txt.gz · 最后更改: 2024/12/20 09:06 由 hwwiki