标准:ethernet:sgmii:start
差别
这里会显示出您选择的修订版和当前版本之间的差别。
后一修订版 | 前一修订版 | ||
标准:ethernet:sgmii:start [2024/12/17 18:34] – 创建 hwwiki | 标准:ethernet:sgmii:start [2025/03/15 20:04] (当前版本) – [SGMII( Serial Gigabit Media Independent Interface)/ HiSGMII(High SGMII)] hwwiki | ||
---|---|---|---|
行 1: | 行 1: | ||
- | ====== SGMII(Media Independent Interface) ====== | + | ====== SGMII( |
+ | |||
+ | Ethernet MAC和PHY之间数据传递的一种MII(Media Independent Interface)接口,SGMII最高支持1000Mbps。 | ||
+ | |||
+ | HiSGMII和SGMII接口相同,区别在于时钟,HiSGMII时钟频率为SGMII的2.5倍,速率只支持2.5Gbps。 | ||
+ | |||
+ | ===== 常用标准 | ||
+ | |||
+ | {{ : | ||
- | Ethernet MAC和PHY之间通讯的一种接口,最高支持2500Mbps。 | ||
行 18: | 行 25: | ||
|SCLK±|PHY|Transmit clock. Differential 625-MHz clock synchronized to the SGOUT± data. Some \\ Switch/MACs can recover the clock from the SGOUT± data and do not need the SCLK±. If this is the case, then these pins can be left floating.| | |SCLK±|PHY|Transmit clock. Differential 625-MHz clock synchronized to the SGOUT± data. Some \\ Switch/MACs can recover the clock from the SGOUT± data and do not need the SCLK±. If this is the case, then these pins can be left floating.| | ||
+ | |||
+ | ===== PCB设计 ===== | ||
+ | |||
+ | - 总长度:小于150mm | ||
+ | - 等长:Rx和tx两组组内需等长,小于5mil,组间无要求。 | ||
+ | - 阻抗:差分100Ω | ||
+ | - 间距:组间间距至少两倍线宽,推荐3倍线宽。 | ||
===== 参考文献 ===== | ===== 参考文献 ===== | ||
- {{ : | - {{ : |
标准/ethernet/sgmii/start.1734431668.txt.gz · 最后更改: 2024/12/17 18:34 由 hwwiki